electronica digital

16
UNIVERSIDAD POLITECNICA SALESIANA INGENIERÍA ELECTRÓNICA ELECTRÓNICA DIGITAL SIMULACIONES 5G-1

Upload: herman-salas

Post on 04-Dec-2015

47 views

Category:

Documents


17 download

DESCRIPTION

Electronica Digital, problemas resueltos de Electronica digital, calculadora, componentes electronicos.

TRANSCRIPT

Page 1: ELectronica Digital

UNIVERSIDAD POLITECNICA

SALESIANA

INGENIERÍA ELECTRÓNICA

ELECTRÓNICA DIGITAL

SIMULACIONES

5G-1

Page 2: ELectronica Digital

A1

B2

C3

E16

E24

E35

Y015

Y114

Y213

Y312

Y411

Y510

Y69

Y77

U1

74LS138

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U2

74LS47

Q12N2905

Q22N2905

VCC

VCC

1

0

1

1

0

0

1

1. Simular el circuito de la figura, habilitar el display 1 y probar los códigos BCD, luego

Habilitar el display 2 y probar las entradas DCBA,

Circuito Simulado

X Y Z D C B A Display Activo Numero presentado

0 0 1 1 1 0 0 Ninguno Ninguno

0 1 0 1 0 0 0 Izquierdo 8

1 0 0 0 1 1 1 Ninguno Ninguno

1 0 1 0 1 0 1 Derecho 5

0 1 0 0 0 1 0 Izquierdo 2

1 1 1 0 1 0 1 Ninguno Ninguno

1 0 1 1 0 0 1 Derecho 9

0 0 1 0 0 1 0 Ninguno Ninguno

Page 3: ELectronica Digital

A15

B14

C13

D12

01

12

23

34

45

56

67

79

810

911

U1

7442

1

0

0

D

D

B

B

C

C

D

D

D

AA

1

B2

C3

E16

E24

E35

Y015

Y114

Y213

Y312

Y411

Y510

Y69

Y77

U1

74LS138

A1

B2

C3

E16

E24

E35

Y015

Y114

Y213

Y312

Y411

Y510

Y69

Y77

U3

74LS138

0

1

0

0

1 2

U2:1

7404

1 2

U2:2

7404

1 2

U2:3

7404

A2

Y04

B3

Y15

Y26

E1

Y37

U1:A

74LS139

A14

Y012

B13

Y111

Y210

E15

Y39

U1:B

74LS139

1

0

1

0

1

2

3

U2:A

74LS08

4

5

6

U2:B

74LS08

2. Dado que el decodificador 7442 (4 de 10 líneas), mostrar como se puede usar éste como

un decodificador 3 de 8 líneas (74138) con entrada de habilitación.

3. Proponer un circuito formado con C.I.'s 74LS138 para hacer un decodificador 4 a 16,

cuatro líneas de entrada que entregan en bajo una de 16 salidas.

4. Proponer un circuito formado con C.I.'s 74LS139 para hacer un decodificador 4 de 8,

cuatro líneas de entrada que entregan en bajo una de 16 salidas.

Page 4: ELectronica Digital

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U2

74LS47

Q12N2905

Q22N2905

A2

Y04

B3

Y15

Y26

E1

Y37

U1:A

74LS139

0

0

0

1

1

0

5. Proponer un circuito formado de C.I.´s 74LS139 para manejar dos display (similar a la

figura anterior pero con el 74LS139)

6. Comprobar la tabla de verdad de funcionamiento del codificador 74148, reflejando también

el estado de sus entradas y salidas auxiliares.

A0

A0

A1

A1

A2

A2

GS

GS

EO EO

010

111

212

313

41

52

63

74

EI5

EO15

A09

A17

A26

GS14

U1

74148

1

1

1

1

1

1

1

1 1

Page 5: ELectronica Digital

1

2

3

4

5

6

7

8

9

A0

A0

B0

B0

C0

C0

D0

D0

111

212

313

41

52

63

74

85

910

Q09

Q17

Q26

Q314

U1

74LS147

1

1

1

1

1

1

1

1

1

Entradas Salidas

A B C D E F G H S A0 A1 A2 GS E0

X X X X X X X X 1 1 1 1 1 1

1 1 1 1 1 1 1 1 0 1 1 1 1 0

X X X X X X X 0 0 0 0 0 0 1

X X X X X X 0 1 0 0 0 1 0 1

X X X X X 0 1 1 0 0 1 0 0 1

X X X X 0 1 1 1 0 0 1 1 0 1

X X X 0 1 1 1 1 0 1 0 0 0 1

X X 0 1 1 1 1 1 0 1 0 1 0 1

X 0 1 1 1 1 1 1 0 1 1 0 0 1

0 1 1 1 1 1 1 1 0 1 1 1 0 1

7. Comprobar la tabla de verdad de funcionamiento del codificador 74147.

Entradas Salidas

1 2 3 4 5 6 7 8 9 A0 B0 C0 D0

1 1 1 1 1 1 1 1 1 1 1 1 1

X X X X X X X X 0 0 1 1 0

X X X X X X X 0 1 1 1 1 0

X X X X X X 0 1 1 0 0 0 1

X X X X X 0 1 1 1 1 0 0 1

X X X X 0 1 1 1 1 0 1 0 1

X X X 0 1 1 1 1 1 1 1 0 1

X X 0 1 1 1 1 1 1 0 0 1 1

X 0 1 1 1 1 1 1 1 1 0 1 1

0 1 1 1 1 1 1 1 1 0 1 1 1

Page 6: ELectronica Digital

A

A

B

B

C

C

D

D

A01

A01A11

A11

A21

A21

A02

A02

A12

A12

A22

A22

GS

GS

9

010

111

212

313

41

52

63

74

EI5

EO15

A09

A17

A26

GS14

U1

74148

010

111

212

313

41

52

63

74

EI5

EO15

A09

A17

A26

GS14

U2

74148

1

2

3

U3:A

74LS08

4

5

6

U3:B

74LS08

9

10

8

U3:C

74LS08

12

13

11

U3:D

74LS08

0

0

0

1

1

1

1

1

1

1

1

1

1

1

1

1

0

1

2 1

3 3

4 5

5 7

6

7

8

9

10

11 11

12 13

13 15

14

15

16

2

4

6

8

10

12

14

16

A

B

C

D

A01

A01

A11

A11

A02

A02

A12

A12

A22

A22

GS

GS

A21

9

9

010

111

212

313

41

52

63

74

EI5

EO15

A09

A17

A26

GS14

U1

74148

010

111

212

313

41

52

63

74

EI5

EO15

A09

A17

A26

GS14

U2

74148

1

2

3

U3:A

74LS08

4

5

6

U3:B

74LS08

9

10

8

U3:C

74LS08

12

13

11

U3:D

74LS08

0

0

0

0

0

1

1

1

0

0

0

0

0

0

0

0

0

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U4

7447

1234567

8

8. Basándonos en el 74148, construir un codificador binario de 16 entradas y 4 salidas, y

comprobar su tabla de verdad de funcionamiento.

9. Proponer el manejo de un teclado de teléfono (4Fx3C) utilizando el C.I. 74148.

Page 7: ELectronica Digital

Q0

Q1

Q2

Q3

a

b

c

d

e

f

g

111

212

313

41

52

63

74

85

910

Q09

Q17

Q26

Q314

U2

74147

13 12

U1:D

7404

11 10

U1:E

7404

9 8

U1:F

7404

1 2

U3:A

7404

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U4

7447

0

0

0

0

1

1

1

1

1

123456789

Me

I

M

A0

A1

A2

A3

B0

B1

B2

B3

B4

B5

B6

B7

A7

A6

A4

A5

A010

A112

A213

A315

B09

B111

B214

B31

A<B2

QA<B7

A=B3

QA=B6

A>B4

QA>B5

U1

74LS85

A010

A112

A213

A315

B09

B111

B214

B31

A<B2

QA<B7

A=B3

QA=B6

A>B4

QA>B5

U2

74LS85

0

0

0

0

0000

0

0

0

0

0000

10. Proponer el manejo de un teclado de teléfono (3Fx3C) utilizando el C.I. 74147.

11. Realice la comparación de dos números de 4 bits, compruebe la tabla de funcionamiento del

integrado 7585.

Page 8: ELectronica Digital

A0

A1

A2

A3

A4

A5

A6

A7

A8

A9

A10

A11

B0

B1

B2

B3

B4

B5

B6

B7

B8

B9

B1

0

B1

1

A010

A112

A213

A315

B09

B111

B214

B31

A<B2

QA<B7

A=B3

QA=B6

A>B4

QA>B5

U1

74LS85

A010

A112

A213

A315

B09

B111

B214

B31

A<B2

QA<B7

A=B3

QA=B6

A>B4

QA>B5

U2

74LS85

A010

A112

A213

A315

B09

B111

B214

B31

A<B2

QA<B7

A=B3

QA=B6

A>B4

QA>B5

U3

74LS85

1

1

1

1

1111 1111

1

1

1

11111

1111

A010

A112

A213

A315

B09

B111

B214

B31

A<B2

QA<B7

A=B3

QA=B6

A>B4

QA>B5

U2

74LS85

0

12. Proponer un circuito en donde pueda comparar dos palabras digitales de 12 bits c/u.

13. Observando el diagrama lógico anterior del integrado 7585 en que compuertas insertaría

una entrada habilitadora activa en alto, para tener el control del funcionamiento del integrado.

Page 9: ELectronica Digital

A0

A1

A2 A1

A3 A3

B0 B3

B1

B2

B3

A0

A2

B0

B1

B2 a

d d

bb

cc

ee

f f

gg

a

A010

A112

A213

A315

B09

B111

B214

B31

A<B2

QA<B7

A=B3

QA=B6

A>B4

QA>B5

U2

74LS85

1

0

0

0

1

0

0

0

4

5

6

U3:B

74LS08

A14

Y012

B13

Y111

Y210

E15

Y39

U1:B

74LS139

A0

A1

A2 A1

A3 A3

B0 B3

B1

B2

B3

A0

A2

B0

B1

B2 a

d d

bb

cc

ee

f f

gg

a

A010

A112

A213

A315

B09

B111

B214

B31

A<B2

QA<B7

A=B3

QA=B6

A>B4

QA>B5

U2

74LS85

1

0

0

1

1

0

0

0

4

5

6

U3:B

74LS08

A14

Y012

B13

Y111

Y210

E15

Y39

U1:B

74LS139

A0

A1

A2 A1

A3 A3

B0 B3

B1

B2

B3

A0

A2

B0

B1

B2 a

d d

bb

cc

ee

f f

gg

a

A010

A112

A213

A315

B09

B111

B214

B31

A<B2

QA<B7

A=B3

QA=B6

A>B4

QA>B5

U2

74LS85

1

0

0

0

1

0

0

1

4

5

6

U3:B

74LS08

A14

Y012

B13

Y111

Y210

E15

Y39

U1:B

74LS139

14. Proponer un circuito en donde se muestre en un display el resultado de la comparación de

un nibble si : A mayor a B indique A, si A menor que B indique B y si A igual a B indique.

Page 10: ELectronica Digital

Me

I

M

A0

A1

A2

A3

A4

A5

A6

A7

B0

B1

B2

B3

B4

B5

B6

B7

A010

A112

A213

A315

B09

B111

B214

B31

A<B2

QA<B7

A=B3

QA=B6

A>B4

QA>B5

U1

74LS85

A010

A112

A213

A315

B09

B111

B214

B31

A<B2

QA<B7

A=B3

QA=B6

A>B4

QA>B5

U2

74LS85

1

0

1

1

1000

1

0

1

1

1001

15. Comprobar la suma de los siguientes números según el gráfico anterior, llene la siguiente

tabla:

Byte A Byte B Resultados

A7 A6 A5 A4 A3 A2 A1 A0 B7 B6 B5 B4 B3 B2 B1 B0 A > B A < B A = B

0 0 0 1 1 1 0 1 1 0 0 1 1 1 0 1 0 1 0

1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 0 0 1

0 0 0 1 1 1 1 1 0 0 1 0 1 1 1 1 0 1 0

0 1 0 0 0 0 1 0 0 0 1 0 0 0 1 0 1 0 0

1 1 1 0 1 1 1 0 0 1 1 1 0 1 1 1 1 0 0

0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 1 0

0 0 1 1 1 1 0 0 1 1 0 0 0 0 1 1 0 1 0

1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 0 0 1

Page 11: ELectronica Digital

A0

A1

A2

A3

B0

B1

B2

B3

A110

S19

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

U1

74LS83

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U2

74LS47

1

0

1

0

1

1

0

0

0

A0

A1

A2

A3

B0

B1

B2

B3

A110

S19

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

U1

74LS83

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U2

74LS47

1

0

0

0

1

0

0

0

0

A0

A1

A2

A3

B0

B1

B2

B3

A110

S19

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

U1

74LS83

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U2

74LS47

1

0

0

0

1

0

1

0

0

16. Utilizando el CI 7483 simule el sumador binario de 4 bits tal como se muestra en la figura.

17. Realice un mínimo de 5 sumas para comprobar su funcionamiento.

Page 12: ELectronica Digital

A0

A1

A2

A3

B0

B1

B2

B3

A110

S19

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

U1

74LS83

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U2

74LS47

1

1

0

0

1

0

1

0

0

A0

A1

A2

A3

B0

B1

B2

B3

A110

S19

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

U1

74LS83

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U2

74LS47

1

1

0

0

1

0

0

0

0

A0

A1

A2

A3

B0

B1

B2

B3

A110

S19

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

U1

74LS83

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U2

74LS47

1

0

0

0

0

0

1

0

0

Page 13: ELectronica Digital

A110

S19

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

U1

74LS83

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U2

74LS47

1

0

0

0

1

0

0

0

1

R1

270

R2

270

R3

270

R4

270

R5

270

R6

270

R7

270

A110

S19

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

U1

74LS83

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U2

74LS47

1

0

0

0

0

0

0

0

0

R1

270

R2

270

R3

270

R4

270

R5

270

R6

270

R7

270

A110

S19

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

U1

74LS83

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U2

74LS47

1

0

0

0

0

0

0

1

0

R1

270

R2

270

R3

270

R4

270

R5

270

R6

270

R7

270

18. Como implementaría otro display en la figura anterior para que de el resultado en dos displays. Compruebe su funcionamiento efectuando un mínimo de tres sumas.

Page 14: ELectronica Digital

A110

S19

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

U1

74LS83

1

2

3

1

2

3

1

2

3

1

2

3

1

0

0

0

0

0

0

1

SW1

SUMA-RESTA

R1

220

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U2

74LS47

0

A0

A1

A2 A1

A3 A3

B0 B2

B1

B2

B3

A0

A2

B0

B1

B3

S4

C4

S1

S2 S2

S3

S4

C4

S3

S4

S1

S2

S3

S4

A

B

C

D

D C B A

A110

S19

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

U1

74LS83

U2

NOT

1

2

13

12

1

2

3

1

2

3A1

10S1

9

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

U4

74LS83

1

0

0

0

0

1

1

0

0

0

0

0

0

0

0

0

0

A110

S19

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

U1

74LS83

X08

X17

X26

X35

X44

X53

X62

X71

X823

X922

X1021

X1120

X1219

X1318

X1417

X1516

A15

B14

C13

D11

E9

Y10

U2

74150

X08

X17

X26

X35

X44

X53

X62

X71

X823

X922

X1021

X1120

X1219

X1318

X1417

X1516

A15

B14

C13

D11

E9

Y10

U3

74150

X08

X17

X26

X35

X44

X53

X62

X71

X823

X922

X1021

X1120

X1219

X1318

X1417

X1516

A15

B14

C13

D11

E9

Y10

U4

74150

X08

X17

X26

X35

X44

X53

X62

X71

X823

X922

X1021

X1120

X1219

X1318

X1417

X1516

A15

B14

C13

D11

E9

Y10

U5

74150

1

A7

QA13

B1

QB12

C2

QC11

D6

QD10

BI/RBO4

QE9

RBI5

QF15

LT3

QG14

U6

74LS47

R1

330R

R2

330R

R3

330R

R4

330R

R5

330R

R6

330R

R7

330R

19. Proponga un circuito para implementar un sumardo-restador de 4 bits utilizando el 74LS83

20. Proponga un circuito sumador en BCD, utilizando 74LS83

21. Diseñe un sumador completo, utilizando compuertas lógicas.

Page 15: ELectronica Digital

A0

A1

A2

A3 A1

A4 A3

A5 B0

A6 B2

A7

B0 A4

B1 A6

B2

B3 B5

B4 B7

B5

B6

B7

A0

A2

B1

B3

A5

A7

B4

B6

S11S41

S21

S31

S41

S12

S22

S32

S42

S11

S21

S31

S12

S22

S32

S42

A110

S19

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

A110

S19

A28

S26

A33

S32

A41

S415

B111

B27

B34

B416

C013

C414

1

1

1

0

0

0

0

0

0

0

1

0

0

0

0

0

0

1

2

3

4

5

6

7

8

20

19

18

17

16

15

14

13

9

10

12

11

U1

LED-BARGRAPH-GRN

R1

330R

R2

330R

R3

330R

R4

330R

R5

330R

R6

330R

R7

330R

R8

330R

X08

X17

X26

X35

X44

X53

X62

X71

X823

X922

X1021

X1120

X1219

X1318

X1417

X1516

A15

B14

C13

D11

E9

Y10

U2

74150

U3

NOT

0

1

0

0

D1LED-BIRY

22. Implemente el sumador de 8 bits y compruebe su funcionamiento utilizando dos displays para su visualizar su resultado.

23. Diseñe un circuito sumador (A1,A0) (B1,B0) de dos bits utilizando mux de 2 a 1 y de 4 a 1

24. Apoyándose en el circuito MUX 74150, implementar un circuito lógico capaz de

representar la función:

F (W, X, Y, Z) = Σ(2, 4, 5, 6, 13, 14)

Page 16: ELectronica Digital

25. Implemente un decodificador de 24 líneas utilizando los CI 74LS138 necesarios.

26.¿ Qué diferencia existe entre un decodificador y un de multiplexor?

Se diferencian por las entradas seleccionadoras que tienen adicionalmente; las cuales

optan por una salida en particular que recibirá el dato de la entrada, mientras que las

entradas de un decodificador especificarán una salida la cual dará como dato un bajo o un

alto dependiendo del C.I’s.